Home
last modified time | relevance | path

Searched refs:GPIO_ODR_OD1_Pos (Results 1 – 25 of 29) sorted by relevance

12

/btstack/port/stm32-f4discovery-usb/Drivers/CMSIS/Device/ST/STM32F4xx/Include/
H A Dstm32f410rx.h3095 #define GPIO_ODR_OD1_Pos (1U) macro
3096 #define GPIO_ODR_OD1_Msk (0x1UL << GPIO_ODR_OD1_Pos) /*!< 0x00000002 */
H A Dstm32f410tx.h3085 #define GPIO_ODR_OD1_Pos (1U) macro
3086 #define GPIO_ODR_OD1_Msk (0x1UL << GPIO_ODR_OD1_Pos) /*!< 0x00000002 */
H A Dstm32f410cx.h3095 #define GPIO_ODR_OD1_Pos (1U) macro
3096 #define GPIO_ODR_OD1_Msk (0x1UL << GPIO_ODR_OD1_Pos) /*!< 0x00000002 */
H A Dstm32f401xe.h3016 #define GPIO_ODR_OD1_Pos (1U) macro
3017 #define GPIO_ODR_OD1_Msk (0x1UL << GPIO_ODR_OD1_Pos) /*!< 0x00000002 */
H A Dstm32f401xc.h3016 #define GPIO_ODR_OD1_Pos (1U) macro
3017 #define GPIO_ODR_OD1_Msk (0x1UL << GPIO_ODR_OD1_Pos) /*!< 0x00000002 */
H A Dstm32f411xe.h3019 #define GPIO_ODR_OD1_Pos (1U) macro
3020 #define GPIO_ODR_OD1_Msk (0x1UL << GPIO_ODR_OD1_Pos) /*!< 0x00000002 */
H A Dstm32f412cx.h7169 #define GPIO_ODR_OD1_Pos (1U) macro
7170 #define GPIO_ODR_OD1_Msk (0x1UL << GPIO_ODR_OD1_Pos) /*!< 0x00000002 */
H A Dstm32f405xx.h8300 #define GPIO_ODR_OD1_Pos (1U) macro
8301 #define GPIO_ODR_OD1_Msk (0x1UL << GPIO_ODR_OD1_Pos) /*!< 0x00000002 */
H A Dstm32f415xx.h8482 #define GPIO_ODR_OD1_Pos (1U) macro
8483 #define GPIO_ODR_OD1_Msk (0x1UL << GPIO_ODR_OD1_Pos) /*!< 0x00000002 */
H A Dstm32f412zx.h7864 #define GPIO_ODR_OD1_Pos (1U) macro
7865 #define GPIO_ODR_OD1_Msk (0x1UL << GPIO_ODR_OD1_Pos) /*!< 0x00000002 */
H A Dstm32f407xx.h8600 #define GPIO_ODR_OD1_Pos (1U) macro
8601 #define GPIO_ODR_OD1_Msk (0x1UL << GPIO_ODR_OD1_Pos) /*!< 0x00000002 */
H A Dstm32f412vx.h7862 #define GPIO_ODR_OD1_Pos (1U) macro
7863 #define GPIO_ODR_OD1_Msk (0x1UL << GPIO_ODR_OD1_Pos) /*!< 0x00000002 */
H A Dstm32f413xx.h8103 #define GPIO_ODR_OD1_Pos (1U) macro
8104 #define GPIO_ODR_OD1_Msk (0x1UL << GPIO_ODR_OD1_Pos) /*!< 0x00000002 */
H A Dstm32f423xx.h8139 #define GPIO_ODR_OD1_Pos (1U) macro
8140 #define GPIO_ODR_OD1_Msk (0x1UL << GPIO_ODR_OD1_Pos) /*!< 0x00000002 */
H A Dstm32f412rx.h7858 #define GPIO_ODR_OD1_Pos (1U) macro
7859 #define GPIO_ODR_OD1_Msk (0x1UL << GPIO_ODR_OD1_Pos) /*!< 0x00000002 */
H A Dstm32f417xx.h8779 #define GPIO_ODR_OD1_Pos (1U) macro
8780 #define GPIO_ODR_OD1_Msk (0x1UL << GPIO_ODR_OD1_Pos) /*!< 0x00000002 */
H A Dstm32f446xx.h8649 #define GPIO_ODR_OD1_Pos (1U) macro
8650 #define GPIO_ODR_OD1_Msk (0x1UL << GPIO_ODR_OD1_Pos) /*!< 0x00000002 */
H A Dstm32f427xx.h9266 #define GPIO_ODR_OD1_Pos (1U) macro
9267 #define GPIO_ODR_OD1_Msk (0x1UL << GPIO_ODR_OD1_Pos) /*!< 0x00000002 */
H A Dstm32f437xx.h9458 #define GPIO_ODR_OD1_Pos (1U) macro
9459 #define GPIO_ODR_OD1_Msk (0x1UL << GPIO_ODR_OD1_Pos) /*!< 0x00000002 */
H A Dstm32f429xx.h9325 #define GPIO_ODR_OD1_Pos (1U) macro
9326 #define GPIO_ODR_OD1_Msk (0x1UL << GPIO_ODR_OD1_Pos) /*!< 0x00000002 */
/btstack/port/stm32-l073rz-nucleo-em9304/Drivers/CMSIS/Device/ST/STM32L0xx/Include/
H A Dstm32l073xx.h2866 #define GPIO_ODR_OD1_Pos (1U) macro
2867 #define GPIO_ODR_OD1_Msk (0x1UL << GPIO_ODR_OD1_Pos) /*!< 0x00000002 */
/btstack/port/stm32-wb55xx-nucleo-freertos/Drivers/CMSIS/Device/ST/STM32WBxx/Include/
H A Dstm32wb50xx.h4442 #define GPIO_ODR_OD1_Pos (1U) macro
4443 #define GPIO_ODR_OD1_Msk (0x1UL << GPIO_ODR_OD1_Pos) /*!< 0x00000002 */
H A Dstm32wb55xx.h4731 #define GPIO_ODR_OD1_Pos (1U) macro
4732 #define GPIO_ODR_OD1_Msk (0x1UL << GPIO_ODR_OD1_Pos) /*!< 0x00000002 */
/btstack/port/stm32-f4discovery-cc256x/Drivers/CMSIS/Device/ST/STM32F4xx/Include/
H A Dstm32f407xx.h8616 #define GPIO_ODR_OD1_Pos (1U) macro
8617 #define GPIO_ODR_OD1_Msk (0x1UL << GPIO_ODR_OD1_Pos) /*!< 0x00000002 */
/btstack/port/stm32-l451-miromico-sx1280/Drivers/CMSIS/Device/ST/STM32L4xx/Include/
H A Dstm32l451xx.h7858 #define GPIO_ODR_OD1_Pos (1U) macro
7859 #define GPIO_ODR_OD1_Msk (0x1UL << GPIO_ODR_OD1_Pos) /*!< 0x00000002 */

12