Name Date Size #Lines LOC

..--

1200px-DIP_socket_as_SOIC_clip.jpgHD25-Apr-2025156.8 KiB

Amd_am29f010_tsop32.jpgHD25-Apr-2025174 KiB

Bios_savior.jpgHD25-Apr-202559.1 KiB

Dip32_chip.jpgHD25-Apr-2025136.3 KiB

Dip32_chip_back.jpgHD25-Apr-2025138.3 KiB

Dip32_in_socket.jpgHD25-Apr-2025226.8 KiB

Dip8_chip.jpgHD25-Apr-2025140.1 KiB

Dip8_chip_back.jpgHD25-Apr-2025135.3 KiB

Dip8_in_socket.jpgHD25-Apr-202592.1 KiB

Dip_tool.jpgHD25-Apr-2025174.5 KiB

Dual_plcc32_soldered.jpgHD25-Apr-2025275.2 KiB

Empty_dip32_socket.jpgHD25-Apr-2025195 KiB

Empty_dip8_socket.jpgHD25-Apr-2025197.6 KiB

Empty_plcc32_socket.jpgHD25-Apr-20251.3 MiB

Flash-BGA.jpgHD25-Apr-2025127.8 KiB

Plcc32_chip.jpgHD25-Apr-2025142 KiB

Plcc32_chip_back.jpgHD25-Apr-2025150.3 KiB

Plcc32_in_socket.jpgHD25-Apr-2025215.3 KiB

Plcc_tool.jpgHD25-Apr-2025119.3 KiB

Pomona_5250_soic8.jpgHD25-Apr-202531.2 KiB

Pushpin_roms_2.jpgHD25-Apr-202576.3 KiB

Soic8_chip.jpgHD25-Apr-2025399.8 KiB

Soic8_socket_back.jpgHD25-Apr-2025143 KiB

Soic8_socket_front_closed.jpgHD25-Apr-2025139.8 KiB

Soic8_socket_half_opened.jpgHD25-Apr-2025133.9 KiB

Soic8_socket_open.jpgHD25-Apr-2025145.2 KiB

Soic8_socket_with_chip.jpgHD25-Apr-2025147.5 KiB

Soic8_socket_with_chip_inserted.jpgHD25-Apr-2025130.3 KiB

Soldered_plcc32.jpgHD25-Apr-2025197.8 KiB

Soldered_tsop40.jpgHD25-Apr-2025220.1 KiB

Soldered_tsop48.jpgHD25-Apr-2025130.4 KiB

Spi-socket-dscn2913-1024x768.jpgHD25-Apr-2025390.3 KiB

Sst_39vf040_tsop32.jpgHD25-Apr-2025246.3 KiB

Top_hat_flash.jpegHD25-Apr-202527.4 KiB

chromebooks.rstH A D25-Apr-2025397 96

example_partial_wp.rstH A D25-Apr-20259.3 KiB192143

fw_updates_vs_spi_wp.rstH A D25-Apr-20253.6 KiB6145

in_system.rstH A D25-Apr-20252.4 KiB4634

index.rstH A D25-Apr-2025254 1814

management_engine.rstH A D25-Apr-20253.3 KiB4635

misc_intel.rstH A D25-Apr-202510 KiB206167

misc_notes.rstH A D25-Apr-20257.3 KiB150100

msi_jspi1.rstH A D25-Apr-20251.5 KiB5144

overview.rstH A D25-Apr-20259.8 KiB302207