xref: /XiangShan/src/test/scala/top/SimTop.scala (revision 175bcfe9ae63c4f6c46e0386e26656f6fa9fe4d3)
12225d46eSJiawei Linpackage top
22225d46eSJiawei Lin
32225d46eSJiawei Linimport chipsalliance.rocketchip.config.{Config, Parameters}
42225d46eSJiawei Linimport chisel3.stage.ChiselGeneratorAnnotation
52225d46eSJiawei Linimport chisel3._
62225d46eSJiawei Linimport device.{AXI4RAMWrapper, UARTIO}
72225d46eSJiawei Linimport freechips.rocketchip.diplomacy.{LazyModule, LazyModuleImp}
82225d46eSJiawei Linimport utils.GTimer
92225d46eSJiawei Linimport xiangshan.{DebugOptions, DebugOptionsKey, PerfInfoIO}
102225d46eSJiawei Lin
112225d46eSJiawei Linclass LogCtrlIO extends Bundle {
122225d46eSJiawei Lin  val log_begin, log_end = Input(UInt(64.W))
132225d46eSJiawei Lin  val log_level = Input(UInt(64.W)) // a cpp uint
142225d46eSJiawei Lin}
152225d46eSJiawei Lin
162225d46eSJiawei Linclass SimTop(implicit p: Parameters) extends Module {
172225d46eSJiawei Lin  val debugOpts = p(DebugOptionsKey)
182225d46eSJiawei Lin  val useDRAMSim = debugOpts.UseDRAMSim
192225d46eSJiawei Lin
202225d46eSJiawei Lin  val l_soc = LazyModule(new XSTopWithoutDMA())
212225d46eSJiawei Lin  val soc = Module(l_soc.module)
222225d46eSJiawei Lin
232225d46eSJiawei Lin  val l_simMMIO = LazyModule(new SimMMIO(l_soc.peripheralNode.in.head._2))
242225d46eSJiawei Lin  val simMMIO = Module(l_simMMIO.module)
252225d46eSJiawei Lin  l_simMMIO.connectToSoC(l_soc)
262225d46eSJiawei Lin
272225d46eSJiawei Lin  if(!useDRAMSim){
282225d46eSJiawei Lin    val l_simAXIMem = LazyModule(new AXI4RAMWrapper(
292225d46eSJiawei Lin      l_soc.memAXI4SlaveNode, 8L * 1024 * 1024 * 1024, useBlackBox = true
302225d46eSJiawei Lin    ))
312225d46eSJiawei Lin    val simAXIMem = Module(l_simAXIMem.module)
322225d46eSJiawei Lin    l_simAXIMem.connectToSoC(l_soc)
332225d46eSJiawei Lin  }
342225d46eSJiawei Lin
352225d46eSJiawei Lin  soc.io.clock := clock.asBool()
362225d46eSJiawei Lin  soc.io.reset := reset.asBool()
372225d46eSJiawei Lin  soc.io.extIntrs := 0.U
382225d46eSJiawei Lin
392225d46eSJiawei Lin  val io = IO(new Bundle(){
402225d46eSJiawei Lin    val logCtrl = new LogCtrlIO
412225d46eSJiawei Lin    val perfInfo = new PerfInfoIO
422225d46eSJiawei Lin    val uart = new UARTIO
432225d46eSJiawei Lin    val memAXI = if(useDRAMSim) l_soc.memory.cloneType else null
442225d46eSJiawei Lin  })
452225d46eSJiawei Lin
462225d46eSJiawei Lin  simMMIO.io.uart <> io.uart
472225d46eSJiawei Lin
482225d46eSJiawei Lin  if(useDRAMSim){
492225d46eSJiawei Lin    io.memAXI <> l_soc.memory
502225d46eSJiawei Lin  }
512225d46eSJiawei Lin
522225d46eSJiawei Lin  if (debugOpts.EnableDebug || debugOpts.EnablePerfDebug) {
532225d46eSJiawei Lin    val timer = GTimer()
542225d46eSJiawei Lin    val logEnable = (timer >= io.logCtrl.log_begin) && (timer < io.logCtrl.log_end)
552225d46eSJiawei Lin    ExcitingUtils.addSource(logEnable, "DISPLAY_LOG_ENABLE")
562225d46eSJiawei Lin    ExcitingUtils.addSource(timer, "logTimestamp")
572225d46eSJiawei Lin  }
582225d46eSJiawei Lin
592225d46eSJiawei Lin  if (debugOpts.EnablePerfDebug) {
602225d46eSJiawei Lin    val clean = io.perfInfo.clean
612225d46eSJiawei Lin    val dump = io.perfInfo.dump
622225d46eSJiawei Lin    ExcitingUtils.addSource(clean, "XSPERF_CLEAN")
632225d46eSJiawei Lin    ExcitingUtils.addSource(dump, "XSPERF_DUMP")
642225d46eSJiawei Lin  }
652225d46eSJiawei Lin
662225d46eSJiawei Lin  // Check and dispaly all source and sink connections
672225d46eSJiawei Lin  ExcitingUtils.fixConnections()
682225d46eSJiawei Lin  ExcitingUtils.checkAndDisplay()
692225d46eSJiawei Lin}
702225d46eSJiawei Lin
712225d46eSJiawei Linobject SimTop extends App {
722225d46eSJiawei Lin
732225d46eSJiawei Lin  override def main(args: Array[String]): Unit = {
74*175bcfe9SLinJiawei    val (config, firrtlOpts) = ArgParser.parse(args, fpga = false)
752225d46eSJiawei Lin    // generate verilog
762225d46eSJiawei Lin    XiangShanStage.execute(
7745c767e3SLinJiawei      firrtlOpts,
782225d46eSJiawei Lin      Seq(
792225d46eSJiawei Lin        ChiselGeneratorAnnotation(() => new SimTop()(config))
802225d46eSJiawei Lin      )
812225d46eSJiawei Lin    )
822225d46eSJiawei Lin  }
832225d46eSJiawei Lin}
84