Home
last modified time | relevance | path

Searched refs:CP_HQD_EOP_BASE_ADDR__BASE_ADDR__SHIFT (Results 1 – 13 of 13) sorted by relevance

/linux-6.14.4/drivers/gpu/drm/amd/include/asic_reg/gca/
Dgfx_8_0_sh_mask.h4098 #define CP_HQD_EOP_BASE_ADDR__BASE_ADDR__SHIFT 0x0 macro
Dgfx_8_1_sh_mask.h4620 #define CP_HQD_EOP_BASE_ADDR__BASE_ADDR__SHIFT 0x0 macro
/linux-6.14.4/drivers/gpu/drm/amd/include/asic_reg/gc/
Dgc_9_0_sh_mask.h13073 #define CP_HQD_EOP_BASE_ADDR__BASE_ADDR__SHIFT macro
Dgc_9_2_1_sh_mask.h14238 #define CP_HQD_EOP_BASE_ADDR__BASE_ADDR__SHIFT macro
Dgc_9_4_3_sh_mask.h16605 #define CP_HQD_EOP_BASE_ADDR__BASE_ADDR__SHIFT macro
Dgc_9_1_sh_mask.h14373 #define CP_HQD_EOP_BASE_ADDR__BASE_ADDR__SHIFT macro
Dgc_9_4_2_sh_mask.h4171 #define CP_HQD_EOP_BASE_ADDR__BASE_ADDR__SHIFT macro
Dgc_11_5_0_sh_mask.h14308 #define CP_HQD_EOP_BASE_ADDR__BASE_ADDR__SHIFT macro
Dgc_11_0_0_sh_mask.h17614 #define CP_HQD_EOP_BASE_ADDR__BASE_ADDR__SHIFT macro
Dgc_12_0_0_sh_mask.h13503 #define CP_HQD_EOP_BASE_ADDR__BASE_ADDR__SHIFT macro
Dgc_11_0_3_sh_mask.h19859 #define CP_HQD_EOP_BASE_ADDR__BASE_ADDR__SHIFT macro
Dgc_10_1_0_sh_mask.h20494 #define CP_HQD_EOP_BASE_ADDR__BASE_ADDR__SHIFT macro
Dgc_10_3_0_sh_mask.h18647 #define CP_HQD_EOP_BASE_ADDR__BASE_ADDR__SHIFT macro