Home
last modified time | relevance | path

Searched refs:CoreDebug_DHCSR_S_RESET_ST_Pos (Results 1 – 25 of 65) sorted by relevance

123

/btstack/port/stm32-l073rz-nucleo-em9304/Drivers/CMSIS/Include/
H A Dcore_cm3.h1247 #define CoreDebug_DHCSR_S_RESET_ST_Pos 25U /*!< Core… macro
1248 #define CoreDebug_DHCSR_S_RESET_ST_Msk (1UL << CoreDebug_DHCSR_S_RESET_ST_Pos) /*!< Core…
H A Dcore_sc300.h1229 #define CoreDebug_DHCSR_S_RESET_ST_Pos 25U /*!< Core… macro
1230 #define CoreDebug_DHCSR_S_RESET_ST_Msk (1UL << CoreDebug_DHCSR_S_RESET_ST_Pos) /*!< Core…
H A Dcore_cm4.h1416 #define CoreDebug_DHCSR_S_RESET_ST_Pos 25U /*!< Core… macro
1417 #define CoreDebug_DHCSR_S_RESET_ST_Msk (1UL << CoreDebug_DHCSR_S_RESET_ST_Pos) /*!< Core…
/btstack/port/stm32-wb55xx-nucleo-freertos/Drivers/CMSIS/Include/
H A Dcore_cm3.h1266 #define CoreDebug_DHCSR_S_RESET_ST_Pos 25U /*!< Core… macro
1267 #define CoreDebug_DHCSR_S_RESET_ST_Msk (1UL << CoreDebug_DHCSR_S_RESET_ST_Pos) /*!< Core…
H A Dcore_sc300.h1246 #define CoreDebug_DHCSR_S_RESET_ST_Pos 25U /*!< Core… macro
1247 #define CoreDebug_DHCSR_S_RESET_ST_Msk (1UL << CoreDebug_DHCSR_S_RESET_ST_Pos) /*!< Core…
/btstack/port/msp432p401lp-cc256x/CMSIS/
H A Dcore_cm4.h1388 #define CoreDebug_DHCSR_S_RESET_ST_Pos 25U /*!< Core… macro
1389 #define CoreDebug_DHCSR_S_RESET_ST_Msk (1UL << CoreDebug_DHCSR_S_RESET_ST_Pos) /*!< Core…
/btstack/port/stm32-l451-miromico-sx1280/Drivers/CMSIS/Include/
H A Dcore_cm3.h1266 #define CoreDebug_DHCSR_S_RESET_ST_Pos 25U /*!< Core… macro
1267 #define CoreDebug_DHCSR_S_RESET_ST_Msk (1UL << CoreDebug_DHCSR_S_RESET_ST_Pos) /*!< Core…
H A Dcore_sc300.h1246 #define CoreDebug_DHCSR_S_RESET_ST_Pos 25U /*!< Core… macro
1247 #define CoreDebug_DHCSR_S_RESET_ST_Msk (1UL << CoreDebug_DHCSR_S_RESET_ST_Pos) /*!< Core…
H A Dcore_armv8mbl.h1006 #define CoreDebug_DHCSR_S_RESET_ST_Pos 25U /*!< Core… macro
1007 #define CoreDebug_DHCSR_S_RESET_ST_Msk (1UL << CoreDebug_DHCSR_S_RESET_ST_Pos) /*!< Core…
/btstack/port/stm32-f4discovery-cc256x/Drivers/CMSIS/Include/
H A Dcore_cm3.h1266 #define CoreDebug_DHCSR_S_RESET_ST_Pos 25U /*!< Core… macro
1267 #define CoreDebug_DHCSR_S_RESET_ST_Msk (1UL << CoreDebug_DHCSR_S_RESET_ST_Pos) /*!< Core…
H A Dcore_armv8mbl.h1006 #define CoreDebug_DHCSR_S_RESET_ST_Pos 25U /*!< Core… macro
1007 #define CoreDebug_DHCSR_S_RESET_ST_Msk (1UL << CoreDebug_DHCSR_S_RESET_ST_Pos) /*!< Core…
H A Dcore_sc300.h1246 #define CoreDebug_DHCSR_S_RESET_ST_Pos 25U /*!< Core… macro
1247 #define CoreDebug_DHCSR_S_RESET_ST_Msk (1UL << CoreDebug_DHCSR_S_RESET_ST_Pos) /*!< Core…
/btstack/port/stm32-f4discovery-usb/Drivers/CMSIS/Core/Include/
H A Dcore_cm3.h1266 #define CoreDebug_DHCSR_S_RESET_ST_Pos 25U /*!< Core… macro
1267 #define CoreDebug_DHCSR_S_RESET_ST_Msk (1UL << CoreDebug_DHCSR_S_RESET_ST_Pos) /*!< Core…
H A Dcore_sc300.h1246 #define CoreDebug_DHCSR_S_RESET_ST_Pos 25U /*!< Core… macro
1247 #define CoreDebug_DHCSR_S_RESET_ST_Msk (1UL << CoreDebug_DHCSR_S_RESET_ST_Pos) /*!< Core…
H A Dcore_armv8mbl.h1006 #define CoreDebug_DHCSR_S_RESET_ST_Pos 25U /*!< Core… macro
1007 #define CoreDebug_DHCSR_S_RESET_ST_Msk (1UL << CoreDebug_DHCSR_S_RESET_ST_Pos) /*!< Core…
/btstack/port/stm32-f4discovery-usb/Drivers/CMSIS/Include/
H A Dcore_cm3.h1266 #define CoreDebug_DHCSR_S_RESET_ST_Pos 25U /*!< Core… macro
1267 #define CoreDebug_DHCSR_S_RESET_ST_Msk (1UL << CoreDebug_DHCSR_S_RESET_ST_Pos) /*!< Core…
H A Dcore_sc300.h1246 #define CoreDebug_DHCSR_S_RESET_ST_Pos 25U /*!< Core… macro
1247 #define CoreDebug_DHCSR_S_RESET_ST_Msk (1UL << CoreDebug_DHCSR_S_RESET_ST_Pos) /*!< Core…
H A Dcore_armv8mbl.h1006 #define CoreDebug_DHCSR_S_RESET_ST_Pos 25U /*!< Core… macro
1007 #define CoreDebug_DHCSR_S_RESET_ST_Msk (1UL << CoreDebug_DHCSR_S_RESET_ST_Pos) /*!< Core…
/btstack/port/renesas-tb-s1ja-cc256x/template/btstack_example/synergy/ssp/inc/bsp/cmsis/Include/
H A Dcore_armv8mbl.h1053 #define CoreDebug_DHCSR_S_RESET_ST_Pos 25U /*!< Core… macro
1054 #define CoreDebug_DHCSR_S_RESET_ST_Msk (1UL << CoreDebug_DHCSR_S_RESET_ST_Pos) /*!< Core…
H A Dcore_cm23.h1053 #define CoreDebug_DHCSR_S_RESET_ST_Pos 25U /*!< Core… macro
1054 #define CoreDebug_DHCSR_S_RESET_ST_Msk (1UL << CoreDebug_DHCSR_S_RESET_ST_Pos) /*!< Core…
/btstack/port/stm32-l476rg-nucleo-sx1280/Drivers/CMSIS/Include/
H A Dcore_cm3.h1258 #define CoreDebug_DHCSR_S_RESET_ST_Pos 25U /*!< Core… macro
1259 #define CoreDebug_DHCSR_S_RESET_ST_Msk (1UL << CoreDebug_DHCSR_S_RESET_ST_Pos) /*!< Core…
H A Dcore_armv8mbl.h1006 #define CoreDebug_DHCSR_S_RESET_ST_Pos 25U /*!< Core… macro
1007 #define CoreDebug_DHCSR_S_RESET_ST_Msk (1UL << CoreDebug_DHCSR_S_RESET_ST_Pos) /*!< Core…
H A Dcore_sc300.h1241 #define CoreDebug_DHCSR_S_RESET_ST_Pos 25U /*!< Core… macro
1242 #define CoreDebug_DHCSR_S_RESET_ST_Msk (1UL << CoreDebug_DHCSR_S_RESET_ST_Pos) /*!< Core…
/btstack/port/renesas-ek-ra6m4a-da14531/e2-project/ra/arm/CMSIS_5/CMSIS/Core/Include/
H A Dcore_sc300.h1246 #define CoreDebug_DHCSR_S_RESET_ST_Pos 25U /*!< Core… macro
1247 #define CoreDebug_DHCSR_S_RESET_ST_Msk (1UL << CoreDebug_DHCSR_S_RESET_ST_Pos) /*!< Core…
H A Dcore_cm3.h1263 #define CoreDebug_DHCSR_S_RESET_ST_Pos 25U /*!< Core… macro
1264 #define CoreDebug_DHCSR_S_RESET_ST_Msk (1UL << CoreDebug_DHCSR_S_RESET_ST_Pos) /*!< Core…

123