Lines Matching full:bit
18 #define BAC_OOBS_SEL BIT(4)
20 #define B_BAC_EQ_SEL BIT(5)
24 #define B_PCIE_BIT_PSAVE BIT(15)
26 #define OFFSET_CAL_MODE BIT(13)
27 #define BAC_RX_TEST_EN BIT(6)
32 #define B_PCIE_BIT_PINOUT_DIS BIT(3)
37 #define B_PCIE_BIT_RD_SEL BIT(2)
54 #define B_AX_CLK_CALIB_EN BIT(12)
55 #define B_AX_CALIB_EN BIT(13)
60 #define B_AX_DBI_RFLAG BIT(17)
61 #define B_AX_DBI_WFLAG BIT(16)
72 #define B_AX_CMAC_EXIT_L1_EN BIT(7)
73 #define B_AX_DMAC0_EXIT_L1_EN BIT(6)
74 #define B_AX_SEL_XFER_PENDING BIT(3)
75 #define B_AX_SEL_REQ_ENTR_L1 BIT(2)
76 #define B_AX_SEL_REQ_EXIT_L1 BIT(0)
79 #define B_AX_ASPM_CTRL_L1 BIT(17)
80 #define B_AX_ASPM_CTRL_L0 BIT(16)
82 #define B_AX_XFER_PENDING_FW BIT(11)
83 #define B_AX_XFER_PENDING BIT(10)
84 #define B_AX_REQ_EXIT_L1 BIT(9)
85 #define B_AX_REQ_ENTR_L1 BIT(8)
86 #define B_AX_L1SUB_DISABLE BIT(0)
89 #define B_AX_CLK_REQ_N BIT(1)
92 #define B_AX_BG_CLR_ASYNC_M3 BIT(4)
95 #define B_AX_CLK_REQ_SEL_OPT BIT(1)
96 #define B_AX_CLK_REQ_SEL BIT(0)
99 #define B_AX_PCIE_IO_RCY_P_M1 BIT(5)
100 #define B_AX_PCIE_IO_RCY_WDT_P_M1 BIT(4)
101 #define B_AX_PCIE_IO_RCY_WDT_MODE_M1 BIT(3)
102 #define B_AX_PCIE_IO_RCY_TRIG_M1 BIT(0)
108 #define B_AX_PCIE_IO_RCY_P_M2 BIT(5)
109 #define B_AX_PCIE_IO_RCY_WDT_P_M2 BIT(4)
110 #define B_AX_PCIE_IO_RCY_WDT_MODE_M2 BIT(3)
111 #define B_AX_PCIE_IO_RCY_TRIG_M2 BIT(0)
117 #define B_AX_PCIE_IO_RCY_P_E0 BIT(5)
118 #define B_AX_PCIE_IO_RCY_WDT_P_E0 BIT(4)
119 #define B_AX_PCIE_IO_RCY_WDT_MODE_E0 BIT(3)
120 #define B_AX_PCIE_IO_RCY_TRIG_E0 BIT(0)
126 #define B_AX_PCIE_IO_RCY_RP_S1 BIT(7)
127 #define B_AX_PCIE_IO_RCY_WP_S1 BIT(6)
128 #define B_AX_PCIE_IO_RCY_WDT_RP_S1 BIT(5)
129 #define B_AX_PCIE_IO_RCY_WDT_WP_S1 BIT(4)
130 #define B_AX_PCIE_IO_RCY_WDT_MODE_S1 BIT(3)
131 #define B_AX_PCIE_IO_RCY_RTRIG_S1 BIT(1)
132 #define B_AX_PCIE_IO_RCY_WTRIG_S1 BIT(0)
152 #define B_AX_WDT_TIMEOUT_INT_EN BIT(22)
153 #define B_AX_HALT_C2H_INT_EN BIT(21)
157 #define B_AX_GPIO18_INT_EN BIT(2)
158 #define B_AX_GPIO17_INT_EN BIT(1)
159 #define B_AX_GPIO16_INT_EN BIT(0)
162 #define B_AX_GPIO18_INT BIT(2)
163 #define B_AX_GPIO17_INT BIT(1)
164 #define B_AX_GPIO16_INT BIT(0)
168 #define B_AX_MDIO_RFLAG BIT(9)
169 #define B_AX_MDIO_WFLAG BIT(8)
174 #define B_AX_HC00ISR_IND_INT_EN BIT(27)
175 #define B_AX_HD1ISR_IND_INT_EN BIT(26)
176 #define B_AX_HD0ISR_IND_INT_EN BIT(25)
177 #define B_AX_HS0ISR_IND_INT_EN BIT(24)
178 #define B_AX_HS0ISR_IND_INT_EN_WKARND BIT(23)
179 #define B_AX_RETRAIN_INT_EN BIT(21)
180 #define B_AX_RPQBD_FULL_INT_EN BIT(20)
181 #define B_AX_RDU_INT_EN BIT(19)
182 #define B_AX_RXDMA_STUCK_INT_EN BIT(18)
183 #define B_AX_TXDMA_STUCK_INT_EN BIT(17)
184 #define B_AX_PCIE_HOTRST_INT_EN BIT(16)
185 #define B_AX_PCIE_FLR_INT_EN BIT(15)
186 #define B_AX_PCIE_PERST_INT_EN BIT(14)
187 #define B_AX_TXDMA_CH12_INT_EN BIT(13)
188 #define B_AX_TXDMA_CH9_INT_EN BIT(12)
189 #define B_AX_TXDMA_CH8_INT_EN BIT(11)
190 #define B_AX_TXDMA_ACH7_INT_EN BIT(10)
191 #define B_AX_TXDMA_ACH6_INT_EN BIT(9)
192 #define B_AX_TXDMA_ACH5_INT_EN BIT(8)
193 #define B_AX_TXDMA_ACH4_INT_EN BIT(7)
194 #define B_AX_TXDMA_ACH3_INT_EN BIT(6)
195 #define B_AX_TXDMA_ACH2_INT_EN BIT(5)
196 #define B_AX_TXDMA_ACH1_INT_EN BIT(4)
197 #define B_AX_TXDMA_ACH0_INT_EN BIT(3)
198 #define B_AX_RPQDMA_INT_EN BIT(2)
199 #define B_AX_RXP1DMA_INT_EN BIT(1)
200 #define B_AX_RXDMA_INT_EN BIT(0)
204 #define B_AX_HC00ISR_IND_INT BIT(27)
205 #define B_AX_HD1ISR_IND_INT BIT(26)
206 #define B_AX_HD0ISR_IND_INT BIT(25)
207 #define B_AX_HS0ISR_IND_INT BIT(24)
208 #define B_AX_RETRAIN_INT BIT(21)
209 #define B_AX_RPQBD_FULL_INT BIT(20)
210 #define B_AX_RDU_INT BIT(19)
211 #define B_AX_RXDMA_STUCK_INT BIT(18)
212 #define B_AX_TXDMA_STUCK_INT BIT(17)
213 #define B_AX_PCIE_HOTRST_INT BIT(16)
214 #define B_AX_PCIE_FLR_INT BIT(15)
215 #define B_AX_PCIE_PERST_INT BIT(14)
216 #define B_AX_TXDMA_CH12_INT BIT(13)
217 #define B_AX_TXDMA_CH9_INT BIT(12)
218 #define B_AX_TXDMA_CH8_INT BIT(11)
219 #define B_AX_TXDMA_ACH7_INT BIT(10)
220 #define B_AX_TXDMA_ACH6_INT BIT(9)
221 #define B_AX_TXDMA_ACH5_INT BIT(8)
222 #define B_AX_TXDMA_ACH4_INT BIT(7)
223 #define B_AX_TXDMA_ACH3_INT BIT(6)
224 #define B_AX_TXDMA_ACH2_INT BIT(5)
225 #define B_AX_TXDMA_ACH1_INT BIT(4)
226 #define B_AX_TXDMA_ACH0_INT BIT(3)
227 #define B_AX_RPQDMA_INT BIT(2)
228 #define B_AX_RXP1DMA_INT BIT(1)
229 #define B_AX_RXDMA_INT BIT(0)
232 #define B_AX_TXBD_LEN0_ERR_IDCT_MSK BIT(3)
233 #define B_AX_TXBD_4KBOUND_ERR_IDCT_MSK BIT(2)
234 #define B_AX_RXMDA_STUCK_IDCT_MSK BIT(1)
235 #define B_AX_TXMDA_STUCK_IDCT_MSK BIT(0)
238 #define B_AX_TXBD_LEN0_ERR_IDCT BIT(3)
239 #define B_AX_TXBD_4KBOUND_ERR_IDCT BIT(2)
240 #define B_AX_RXMDA_STUCK_IDCT BIT(1)
241 #define B_AX_TXMDA_STUCK_IDCT BIT(0)
244 #define B_AX_TXDMA_CH11_INT_EN_V1 BIT(1)
245 #define B_AX_TXDMA_CH10_INT_EN_V1 BIT(0)
248 #define B_AX_HC10ISR_IND_INT_EN BIT(28)
249 #define B_AX_TXDMA_CH11_INT_EN BIT(12)
250 #define B_AX_TXDMA_CH10_INT_EN BIT(11)
253 #define B_AX_HC10ISR_IND_INT BIT(28)
254 #define B_AX_TXDMA_CH11_INT BIT(12)
255 #define B_AX_TXDMA_CH10_INT BIT(11)
258 #define B_AX_HCI_AXIDMA_INT_EN BIT(29)
259 #define B_AX_HC00ISR_IND_INT_EN_V1 BIT(28)
260 #define B_AX_HD1ISR_IND_INT_EN_V1 BIT(27)
261 #define B_AX_HD0ISR_IND_INT_EN_V1 BIT(26)
262 #define B_AX_HS1ISR_IND_INT_EN BIT(25)
263 #define B_AX_PCIE_DBG_STE_INT_EN BIT(13)
266 #define B_AX_HCI_AXIDMA_INT BIT(29)
267 #define B_AX_HC00ISR_IND_INT_V1 BIT(28)
268 #define B_AX_HD1ISR_IND_INT_V1 BIT(27)
269 #define B_AX_HD0ISR_IND_INT_V1 BIT(26)
270 #define B_AX_HS1ISR_IND_INT BIT(25)
271 #define B_AX_PCIE_DBG_STE_INT BIT(13)
274 #define B_BE_PCIE_FRZ_MAC_HW_RST BIT(31)
275 #define B_BE_PCIE_FRZ_CFG_SPC_RST BIT(30)
276 #define B_BE_PCIE_FRZ_ELBI_RST BIT(29)
277 #define B_BE_PCIE_MAC_IS_ACTIVE BIT(28)
278 #define B_BE_PCIE_FRZ_RTK_HW_RST BIT(27)
279 #define B_BE_PCIE_FRZ_REG_RST BIT(26)
280 #define B_BE_PCIE_FRZ_ANA_RST BIT(25)
281 #define B_BE_PCIE_FRZ_WLAN_RST BIT(24)
282 #define B_BE_PCIE_FRZ_FLR_RST BIT(23)
283 #define B_BE_PCIE_FRZ_RET_NON_STKY_RST BIT(22)
284 #define B_BE_PCIE_FRZ_RET_STKY_RST BIT(21)
285 #define B_BE_PCIE_FRZ_NON_STKY_RST BIT(20)
286 #define B_BE_PCIE_FRZ_STKY_RST BIT(19)
287 #define B_BE_PCIE_FRZ_RET_CORE_RST BIT(18)
288 #define B_BE_PCIE_FRZ_PWR_RST BIT(17)
289 #define B_BE_PCIE_FRZ_PERST_RST BIT(16)
290 #define B_BE_PCIE_FRZ_PHY_ALOAD BIT(15)
291 #define B_BE_PCIE_FRZ_PHY_HW_RST BIT(14)
292 #define B_BE_PCIE_DBG_CLK BIT(4)
293 #define B_BE_PCIE_EN_CLK BIT(3)
294 #define B_BE_PCIE_DBI_ACLK_ACT BIT(2)
295 #define B_BE_PCIE_S1_ACLK_ACT BIT(1)
296 #define B_BE_PCIE_EN_AUX_CLK BIT(0)
299 #define B_BE_RSM_L0S_EN BIT(8)
300 #define B_BE_CMAC_EXIT_L1_EN BIT(7)
301 #define B_BE_DMAC0_EXIT_L1_EN BIT(6)
302 #define B_BE_FORCE_L0 BIT(5)
303 #define B_BE_DBI_RO_WR_DISABLE BIT(4)
304 #define B_BE_SEL_XFER_PENDING BIT(3)
305 #define B_BE_SEL_REQ_ENTR_L1 BIT(2)
306 #define B_BE_PCIE_EN_SWENT_L23 BIT(1)
307 #define B_BE_SEL_REQ_EXIT_L1 BIT(0)
310 #define B_BE_L1SS_TIMEOUT_CTRL BIT(18)
311 #define B_BE_ASPM_CTRL_L1 BIT(17)
312 #define B_BE_ASPM_CTRL_L0 BIT(16)
314 #define B_BE_XFER_PENDING_FW BIT(11)
315 #define B_BE_XFER_PENDING BIT(10)
316 #define B_BE_REQ_EXIT_L1 BIT(9)
317 #define B_BE_REQ_ENTR_L1 BIT(8)
318 #define B_BE_L1SUB_ENABLE BIT(0)
321 #define B_BE_RAS_SD_HOLD_LTSSM BIT(12)
322 #define B_BE_CLK_REQ_N BIT(1)
323 #define B_BE_CLK_PM_EN BIT(0)
327 #define B_BE_SYS_SUS_L12_EN BIT(17)
328 #define B_BE_MDIO_S_EN BIT(16)
329 #define B_BE_SYM_AUX_CLK_SEL BIT(15)
333 #define B_BE_RTK_PM_SEL_OPT BIT(1)
334 #define B_BE_CLK_REQ_SEL BIT(0)
337 #define B_BE_PCIE_HB1_IND_INTA_IMR BIT(31)
338 #define B_BE_PCIE_HB0_IND_INTA_IMR BIT(30)
339 #define B_BE_HCI_AXIDMA_INTA_IMR BIT(29)
340 #define B_BE_HC0_IND_INTA_IMR BIT(28)
341 #define B_BE_HD1_IND_INTA_IMR BIT(27)
342 #define B_BE_HD0_IND_INTA_IMR BIT(26)
343 #define B_BE_HS1_IND_INTA_IMR BIT(25)
344 #define B_BE_HS0_IND_INTA_IMR BIT(24)
345 #define B_BE_PCIE_HOTRST_INT_EN BIT(16)
346 #define B_BE_PCIE_FLR_INT_EN BIT(15)
347 #define B_BE_PCIE_PERST_INT_EN BIT(14)
348 #define B_BE_PCIE_DBG_STE_INT_EN BIT(13)
349 #define B_BE_HB1_IND_INT_EN0 BIT(9)
350 #define B_BE_HB0_IND_INT_EN0 BIT(8)
351 #define B_BE_HC1_IND_INT_EN0 BIT(7)
352 #define B_BE_HCI_AXIDMA_INT_EN0 BIT(5)
353 #define B_BE_HC0_IND_INT_EN0 BIT(4)
354 #define B_BE_HD1_IND_INT_EN0 BIT(3)
355 #define B_BE_HD0_IND_INT_EN0 BIT(2)
356 #define B_BE_HS1_IND_INT_EN0 BIT(1)
357 #define B_BE_HS0_IND_INT_EN0 BIT(0)
360 #define B_BE_PCIE_HOTRST_INT BIT(16)
361 #define B_BE_PCIE_FLR_INT BIT(15)
362 #define B_BE_PCIE_PERST_INT BIT(14)
363 #define B_BE_PCIE_DBG_STE_INT BIT(13)
364 #define B_BE_HB1IMR_IND BIT(9)
365 #define B_BE_HB0IMR_IND BIT(8)
366 #define B_BE_HC1ISR_IND_INT BIT(7)
367 #define B_BE_HCI_AXIDMA_INT BIT(5)
368 #define B_BE_HC0ISR_IND_INT BIT(4)
369 #define B_BE_HD1ISR_IND_INT BIT(3)
370 #define B_BE_HD0ISR_IND_INT BIT(2)
371 #define B_BE_HS1ISR_IND_INT BIT(1)
372 #define B_BE_HS0ISR_IND_INT BIT(0)
375 #define B_BE_PCIE_RX_RX1P1_IMR0_V1 BIT(23)
376 #define B_BE_PCIE_RX_RX0P1_IMR0_V1 BIT(22)
377 #define B_BE_PCIE_RX_ROQ1_IMR0_V1 BIT(21)
378 #define B_BE_PCIE_RX_RPQ1_IMR0_V1 BIT(20)
379 #define B_BE_PCIE_RX_RX1P2_IMR0_V1 BIT(19)
380 #define B_BE_PCIE_RX_ROQ0_IMR0_V1 BIT(18)
381 #define B_BE_PCIE_RX_RPQ0_IMR0_V1 BIT(17)
382 #define B_BE_PCIE_RX_RX0P2_IMR0_V1 BIT(16)
383 #define B_BE_PCIE_TX_CH14_IMR0 BIT(14)
384 #define B_BE_PCIE_TX_CH13_IMR0 BIT(13)
385 #define B_BE_PCIE_TX_CH12_IMR0 BIT(12)
386 #define B_BE_PCIE_TX_CH11_IMR0 BIT(11)
387 #define B_BE_PCIE_TX_CH10_IMR0 BIT(10)
388 #define B_BE_PCIE_TX_CH9_IMR0 BIT(9)
389 #define B_BE_PCIE_TX_CH8_IMR0 BIT(8)
390 #define B_BE_PCIE_TX_CH7_IMR0 BIT(7)
391 #define B_BE_PCIE_TX_CH6_IMR0 BIT(6)
392 #define B_BE_PCIE_TX_CH5_IMR0 BIT(5)
393 #define B_BE_PCIE_TX_CH4_IMR0 BIT(4)
394 #define B_BE_PCIE_TX_CH3_IMR0 BIT(3)
395 #define B_BE_PCIE_TX_CH2_IMR0 BIT(2)
396 #define B_BE_PCIE_TX_CH1_IMR0 BIT(1)
397 #define B_BE_PCIE_TX_CH0_IMR0 BIT(0)
400 #define B_BE_PCIE_RX_RX1P1_ISR_V1 BIT(23)
401 #define B_BE_PCIE_RX_RX0P1_ISR_V1 BIT(22)
402 #define B_BE_PCIE_RX_ROQ1_ISR_V1 BIT(21)
403 #define B_BE_PCIE_RX_RPQ1_ISR_V1 BIT(20)
404 #define B_BE_PCIE_RX_RX1P2_ISR_V1 BIT(19)
405 #define B_BE_PCIE_RX_ROQ0_ISR_V1 BIT(18)
406 #define B_BE_PCIE_RX_RPQ0_ISR_V1 BIT(17)
407 #define B_BE_PCIE_RX_RX0P2_ISR_V1 BIT(16)
408 #define B_BE_PCIE_TX_CH14_ISR BIT(14)
409 #define B_BE_PCIE_TX_CH13_ISR BIT(13)
410 #define B_BE_PCIE_TX_CH12_ISR BIT(12)
411 #define B_BE_PCIE_TX_CH11_ISR BIT(11)
412 #define B_BE_PCIE_TX_CH10_ISR BIT(10)
413 #define B_BE_PCIE_TX_CH9_ISR BIT(9)
414 #define B_BE_PCIE_TX_CH8_ISR BIT(8)
415 #define B_BE_PCIE_TX_CH7_ISR BIT(7)
416 #define B_BE_PCIE_TX_CH6_ISR BIT(6)
417 #define B_BE_PCIE_TX_CH5_ISR BIT(5)
418 #define B_BE_PCIE_TX_CH4_ISR BIT(4)
419 #define B_BE_PCIE_TX_CH3_ISR BIT(3)
420 #define B_BE_PCIE_TX_CH2_ISR BIT(2)
421 #define B_BE_PCIE_TX_CH1_ISR BIT(1)
422 #define B_BE_PCIE_TX_CH0_ISR BIT(0)
425 #define B_BE_RDU_CH5_INT_IMR_V1 BIT(30)
426 #define B_BE_RDU_CH4_INT_IMR_V1 BIT(29)
427 #define B_BE_RDU_CH3_INT_IMR_V1 BIT(28)
428 #define B_BE_RDU_CH2_INT_IMR_V1 BIT(27)
429 #define B_BE_RDU_CH1_INT_IMR_V1 BIT(26)
430 #define B_BE_RDU_CH0_INT_IMR_V1 BIT(25)
431 #define B_BE_RXDMA_STUCK_INT_EN_V1 BIT(24)
432 #define B_BE_TXDMA_STUCK_INT_EN_V1 BIT(23)
433 #define B_BE_TXDMA_CH14_INT_EN_V1 BIT(22)
434 #define B_BE_TXDMA_CH13_INT_EN_V1 BIT(21)
435 #define B_BE_TXDMA_CH12_INT_EN_V1 BIT(20)
436 #define B_BE_TXDMA_CH11_INT_EN_V1 BIT(19)
437 #define B_BE_TXDMA_CH10_INT_EN_V1 BIT(18)
438 #define B_BE_TXDMA_CH9_INT_EN_V1 BIT(17)
439 #define B_BE_TXDMA_CH8_INT_EN_V1 BIT(16)
440 #define B_BE_TXDMA_CH7_INT_EN_V1 BIT(15)
441 #define B_BE_TXDMA_CH6_INT_EN_V1 BIT(14)
442 #define B_BE_TXDMA_CH5_INT_EN_V1 BIT(13)
443 #define B_BE_TXDMA_CH4_INT_EN_V1 BIT(12)
444 #define B_BE_TXDMA_CH3_INT_EN_V1 BIT(11)
445 #define B_BE_TXDMA_CH2_INT_EN_V1 BIT(10)
446 #define B_BE_TXDMA_CH1_INT_EN_V1 BIT(9)
447 #define B_BE_TXDMA_CH0_INT_EN_V1 BIT(8)
448 #define B_BE_RX1P1DMA_INT_EN_V1 BIT(7)
449 #define B_BE_RX0P1DMA_INT_EN_V1 BIT(6)
450 #define B_BE_RO1DMA_INT_EN BIT(5)
451 #define B_BE_RP1DMA_INT_EN BIT(4)
452 #define B_BE_RX1DMA_INT_EN BIT(3)
453 #define B_BE_RO0DMA_INT_EN BIT(2)
454 #define B_BE_RP0DMA_INT_EN BIT(1)
455 #define B_BE_RX0DMA_INT_EN BIT(0)
458 #define B_BE_RDU_CH5_INT_V1 BIT(30)
459 #define B_BE_RDU_CH4_INT_V1 BIT(29)
460 #define B_BE_RDU_CH3_INT_V1 BIT(28)
461 #define B_BE_RDU_CH2_INT_V1 BIT(27)
462 #define B_BE_RDU_CH1_INT_V1 BIT(26)
463 #define B_BE_RDU_CH0_INT_V1 BIT(25)
464 #define B_BE_RXDMA_STUCK_INT_V1 BIT(24)
465 #define B_BE_TXDMA_STUCK_INT_V1 BIT(23)
466 #define B_BE_TXDMA_CH14_INT_V1 BIT(22)
467 #define B_BE_TXDMA_CH13_INT_V1 BIT(21)
468 #define B_BE_TXDMA_CH12_INT_V1 BIT(20)
469 #define B_BE_TXDMA_CH11_INT_V1 BIT(19)
470 #define B_BE_TXDMA_CH10_INT_V1 BIT(18)
471 #define B_BE_TXDMA_CH9_INT_V1 BIT(17)
472 #define B_BE_TXDMA_CH8_INT_V1 BIT(16)
473 #define B_BE_TXDMA_CH7_INT_V1 BIT(15)
474 #define B_BE_TXDMA_CH6_INT_V1 BIT(14)
475 #define B_BE_TXDMA_CH5_INT_V1 BIT(13)
476 #define B_BE_TXDMA_CH4_INT_V1 BIT(12)
477 #define B_BE_TXDMA_CH3_INT_V1 BIT(11)
478 #define B_BE_TXDMA_CH2_INT_V1 BIT(10)
479 #define B_BE_TXDMA_CH1_INT_V1 BIT(9)
480 #define B_BE_TXDMA_CH0_INT_V1 BIT(8)
481 #define B_BE_RX1P1DMA_INT_V1 BIT(7)
482 #define B_BE_RX0P1DMA_INT_V1 BIT(6)
483 #define B_BE_RO1DMA_INT BIT(5)
484 #define B_BE_RP1DMA_INT BIT(4)
485 #define B_BE_RX1DMA_INT BIT(3)
486 #define B_BE_RO0DMA_INT BIT(2)
487 #define B_BE_RP0DMA_INT BIT(1)
488 #define B_BE_RX0DMA_INT BIT(0)
635 #define B_AX_PCIE_RXRST_KEEP_REG BIT(23)
636 #define B_AX_PCIE_TXRST_KEEP_REG BIT(22)
637 #define B_AX_PCIE_PERST_KEEP_REG BIT(21)
638 #define B_AX_PCIE_FLR_KEEP_REG BIT(20)
639 #define B_AX_PCIE_TRAIN_KEEP_REG BIT(19)
640 #define B_AX_RXBD_MODE BIT(18)
642 #define B_AX_RXHCI_EN BIT(13)
643 #define B_AX_LATENCY_CONTROL BIT(12)
644 #define B_AX_TXHCI_EN BIT(11)
646 #define B_AX_TX_TRUNC_MODE BIT(5)
647 #define B_AX_RX_TRUNC_MODE BIT(4)
648 #define B_AX_RST_BDRAM BIT(3)
649 #define B_AX_DIS_RXDMA_PRE BIT(2)
655 #define B_AX_STOP_PCIEIO BIT(20)
656 #define B_AX_STOP_WPDMA BIT(19)
657 #define B_AX_STOP_CH12 BIT(18)
658 #define B_AX_STOP_CH9 BIT(17)
659 #define B_AX_STOP_CH8 BIT(16)
660 #define B_AX_STOP_ACH7 BIT(15)
661 #define B_AX_STOP_ACH6 BIT(14)
662 #define B_AX_STOP_ACH5 BIT(13)
663 #define B_AX_STOP_ACH4 BIT(12)
664 #define B_AX_STOP_ACH3 BIT(11)
665 #define B_AX_STOP_ACH2 BIT(10)
666 #define B_AX_STOP_ACH1 BIT(9)
667 #define B_AX_STOP_ACH0 BIT(8)
668 #define B_AX_STOP_RPQ BIT(1)
669 #define B_AX_STOP_RXQ BIT(0)
683 #define B_AX_STOP_CH11 BIT(1)
684 #define B_AX_STOP_CH10 BIT(0)
688 #define B_AX_CLR_CH12_IDX BIT(10)
689 #define B_AX_CLR_CH9_IDX BIT(9)
690 #define B_AX_CLR_CH8_IDX BIT(8)
691 #define B_AX_CLR_ACH7_IDX BIT(7)
692 #define B_AX_CLR_ACH6_IDX BIT(6)
693 #define B_AX_CLR_ACH5_IDX BIT(5)
694 #define B_AX_CLR_ACH4_IDX BIT(4)
695 #define B_AX_CLR_ACH3_IDX BIT(3)
696 #define B_AX_CLR_ACH2_IDX BIT(2)
697 #define B_AX_CLR_ACH1_IDX BIT(1)
698 #define B_AX_CLR_ACH0_IDX BIT(0)
702 #define B_AX_CLR_RPQ_IDX BIT(1)
703 #define B_AX_CLR_RXQ_IDX BIT(0)
707 #define B_AX_CLR_CH11_IDX BIT(1)
708 #define B_AX_CLR_CH10_IDX BIT(0)
712 #define B_AX_PCIEIO_RX_BUSY BIT(22)
713 #define B_AX_PCIEIO_TX_BUSY BIT(21)
714 #define B_AX_PCIEIO_BUSY BIT(20)
715 #define B_AX_WPDMA_BUSY BIT(19)
716 #define B_AX_CH12_BUSY BIT(18)
717 #define B_AX_CH9_BUSY BIT(17)
718 #define B_AX_CH8_BUSY BIT(16)
719 #define B_AX_ACH7_BUSY BIT(15)
720 #define B_AX_ACH6_BUSY BIT(14)
721 #define B_AX_ACH5_BUSY BIT(13)
722 #define B_AX_ACH4_BUSY BIT(12)
723 #define B_AX_ACH3_BUSY BIT(11)
724 #define B_AX_ACH2_BUSY BIT(10)
725 #define B_AX_ACH1_BUSY BIT(9)
726 #define B_AX_ACH0_BUSY BIT(8)
727 #define B_AX_RPQ_BUSY BIT(1)
728 #define B_AX_RXQ_BUSY BIT(0)
738 #define B_AX_CH11_BUSY BIT(1)
739 #define B_AX_CH10_BUSY BIT(0)
747 #define B_BE_STOP_WPDMA BIT(31)
748 #define B_BE_STOP_CH14 BIT(14)
749 #define B_BE_STOP_CH13 BIT(13)
750 #define B_BE_STOP_CH12 BIT(12)
751 #define B_BE_STOP_CH11 BIT(11)
752 #define B_BE_STOP_CH10 BIT(10)
753 #define B_BE_STOP_CH9 BIT(9)
754 #define B_BE_STOP_CH8 BIT(8)
755 #define B_BE_STOP_CH7 BIT(7)
756 #define B_BE_STOP_CH6 BIT(6)
757 #define B_BE_STOP_CH5 BIT(5)
758 #define B_BE_STOP_CH4 BIT(4)
759 #define B_BE_STOP_CH3 BIT(3)
760 #define B_BE_STOP_CH2 BIT(2)
761 #define B_BE_STOP_CH1 BIT(1)
762 #define B_BE_STOP_CH0 BIT(0)
857 #define B_AX_L1OFF_PWR_OFF_EN BIT(5)
860 #define B_AX_RXMIT_RXP2_SEL BIT(19)
861 #define B_AX_RXMIT_RXP1_SEL BIT(18)
873 #define B_AX_RXMIT_RXP2_SEL_V1 BIT(19)
874 #define B_AX_RXMIT_RXP1_SEL_V1 BIT(18)
880 #define B_AX_PCIE_RPQ_FULL BIT(29)
881 #define B_AX_PCIE_RXQ_FULL BIT(28)
883 #define B_AX_RX_STUCK BIT(22)
884 #define B_AX_TX_STUCK BIT(21)
885 #define B_AX_PCIEDBG_TXERR0 BIT(16)
886 #define B_AX_PCIE_RXP1_ERR0 BIT(4)
887 #define B_AX_PCIE_TXBD_LEN0 BIT(1)
888 #define B_AX_PCIE_TXBD_4KBOUD_LENERR BIT(0)
891 #define B_AX_CLR_CH11_IDX BIT(1)
892 #define B_AX_CLR_CH10_IDX BIT(0)
896 #define B_AX_LBC_FLAG BIT(1)
897 #define B_AX_LBC_EN BIT(0)
900 #define B_AX_CLR_RPQ_IDX BIT(1)
901 #define B_AX_CLR_RXQ_IDX BIT(0)
907 #define B_AX_EN_CHKDSC_NO_RX_STUCK BIT(20)
909 #define B_AX_SIC_EN_FORCE_CLKREQ BIT(4)
912 #define B_AX_RXDMA_PREF_ADV_EN BIT(0)
923 #define B_BE_PCIE_DIS_L1_2_CTRL_HCILDO BIT(0)
944 #define B_BE_PCIE_MIT_RX1P1_EN BIT(23)
945 #define B_BE_PCIE_MIT_RX0P1_EN BIT(22)
946 #define B_BE_PCIE_MIT_ROQ1_EN BIT(21)
947 #define B_BE_PCIE_MIT_RPQ1_EN BIT(20)
948 #define B_BE_PCIE_MIT_RX1P2_EN BIT(19)
949 #define B_BE_PCIE_MIT_ROQ0_EN BIT(18)
950 #define B_BE_PCIE_MIT_RPQ0_EN BIT(17)
951 #define B_BE_PCIE_MIT_RX0P2_EN BIT(16)
952 #define B_BE_PCIE_MIT_TXCH14_EN BIT(14)
953 #define B_BE_PCIE_MIT_TXCH13_EN BIT(13)
954 #define B_BE_PCIE_MIT_TXCH12_EN BIT(12)
955 #define B_BE_PCIE_MIT_TXCH11_EN BIT(11)
956 #define B_BE_PCIE_MIT_TXCH10_EN BIT(10)
957 #define B_BE_PCIE_MIT_TXCH9_EN BIT(9)
958 #define B_BE_PCIE_MIT_TXCH8_EN BIT(8)
959 #define B_BE_PCIE_MIT_TXCH7_EN BIT(7)
960 #define B_BE_PCIE_MIT_TXCH6_EN BIT(6)
961 #define B_BE_PCIE_MIT_TXCH5_EN BIT(5)
962 #define B_BE_PCIE_MIT_TXCH4_EN BIT(4)
963 #define B_BE_PCIE_MIT_TXCH3_EN BIT(3)
964 #define B_BE_PCIE_MIT_TXCH2_EN BIT(2)
965 #define B_BE_PCIE_MIT_TXCH1_EN BIT(1)
966 #define B_BE_PCIE_MIT_TXCH0_EN BIT(0)
969 #define B_BE_PL1_SER_PL1_EN BIT(31)
970 #define B_BE_PL1_IGNORE_HOT_RST BIT(30)
972 #define B_BE_PL1_TIMER_CLEAR BIT(0)
975 #define B_BE_SER_PCLKREQ_ACK_MASK BIT(5)
976 #define B_BE_SER_PM_CLK_MASK BIT(4)
977 #define B_BE_SER_LTSSM_IMR BIT(3)
978 #define B_BE_SER_PM_MASTER_IMR BIT(2)
979 #define B_BE_SER_L1SUB_IMR BIT(1)
980 #define B_BE_SER_PMU_IMR BIT(0)
989 #define B_BE_CLR_CH14_IDX BIT(14)
990 #define B_BE_CLR_CH13_IDX BIT(13)
991 #define B_BE_CLR_CH12_IDX BIT(12)
992 #define B_BE_CLR_CH11_IDX BIT(11)
993 #define B_BE_CLR_CH10_IDX BIT(10)
994 #define B_BE_CLR_CH9_IDX BIT(9)
995 #define B_BE_CLR_CH8_IDX BIT(8)
996 #define B_BE_CLR_CH7_IDX BIT(7)
997 #define B_BE_CLR_CH6_IDX BIT(6)
998 #define B_BE_CLR_CH5_IDX BIT(5)
999 #define B_BE_CLR_CH4_IDX BIT(4)
1000 #define B_BE_CLR_CH3_IDX BIT(3)
1001 #define B_BE_CLR_CH2_IDX BIT(2)
1002 #define B_BE_CLR_CH1_IDX BIT(1)
1003 #define B_BE_CLR_CH0_IDX BIT(0)
1006 #define B_BE_CLR_ROQ1_IDX_V1 BIT(5)
1007 #define B_BE_CLR_RPQ1_IDX_V1 BIT(4)
1008 #define B_BE_CLR_RXQ1_IDX_V1 BIT(3)
1009 #define B_BE_CLR_ROQ0_IDX BIT(2)
1010 #define B_BE_CLR_RPQ0_IDX BIT(1)
1011 #define B_BE_CLR_RXQ0_IDX BIT(0)
1014 #define B_BE_HAXI_MST_BUSY BIT(31)
1015 #define B_BE_HAXI_RX_IDLE BIT(25)
1016 #define B_BE_HAXI_TX_IDLE BIT(24)
1017 #define B_BE_ROQ1_BUSY_V1 BIT(21)
1018 #define B_BE_RPQ1_BUSY_V1 BIT(20)
1019 #define B_BE_RXQ1_BUSY_V1 BIT(19)
1020 #define B_BE_ROQ0_BUSY_V1 BIT(18)
1021 #define B_BE_RPQ0_BUSY_V1 BIT(17)
1022 #define B_BE_RXQ0_BUSY_V1 BIT(16)
1023 #define B_BE_WPDMA_BUSY BIT(15)
1024 #define B_BE_CH14_BUSY BIT(14)
1025 #define B_BE_CH13_BUSY BIT(13)
1026 #define B_BE_CH12_BUSY BIT(12)
1027 #define B_BE_CH11_BUSY BIT(11)
1028 #define B_BE_CH10_BUSY BIT(10)
1029 #define B_BE_CH9_BUSY BIT(9)
1030 #define B_BE_CH8_BUSY BIT(8)
1031 #define B_BE_CH7_BUSY BIT(7)
1032 #define B_BE_CH6_BUSY BIT(6)
1033 #define B_BE_CH5_BUSY BIT(5)
1034 #define B_BE_CH4_BUSY BIT(4)
1035 #define B_BE_CH3_BUSY BIT(3)
1036 #define B_BE_CH2_BUSY BIT(2)
1037 #define B_BE_CH1_BUSY BIT(1)
1038 #define B_BE_CH0_BUSY BIT(0)
1046 #define B_BE_R_NO_SEC_ACCESS BIT(31)
1047 #define B_BE_FORCE_EN_DMA_RX_GCLK BIT(5)
1048 #define B_BE_FORCE_EN_DMA_TX_GCLK BIT(4)
1073 #define RTW89_PCIE_BIT_ASPM_L11 BIT(3)
1074 #define RTW89_PCIE_BIT_ASPM_L12 BIT(2)
1075 #define RTW89_PCIE_BIT_PCI_L11 BIT(1)
1076 #define RTW89_PCIE_BIT_PCI_L12 BIT(0)
1081 #define RTW89_PCIE_BIT_L1SUB BIT(5)
1083 #define RTW89_PCIE_BIT_EN_64BITS BIT(5)
1084 #define RTW89_PCIE_BIT_CLK BIT(4)
1085 #define RTW89_PCIE_BIT_L1 BIT(3)
1088 #define RTW89_PCIE_POLLING_BIT BIT(17)
1090 #define RTW89_PCIE_BIT_CFG_RST_MSTATE BIT(0)
1382 #define RTW89_PCI_TXBD_OPT_LS BIT(14)
1387 #define RTW89_PCI_TXWP_VALID BIT(15)
1396 #define RTW89_PCI_ADDR_MSDU_LS BIT(15)
1397 #define RTW89_PCI_ADDR_LS BIT(14)
1413 #define B_PCIADDR_LS_V1_MASK BIT(15)
1414 #define TXADDR_INFO_LENTHG_V1_MAX ALIGN_DOWN(BIT(11) - 1, 4)
1419 #define RTW89_PCI_RPP_POLLUTED BIT(31)
1440 #define RTW89_PCI_RXBD_FS BIT(15)
1441 #define RTW89_PCI_RXBD_LS BIT(14)